Kablolu mantık bağlantısı - Wired logic connection

Açık Toplayıcı VE kapısı

Bir telli bir mantık bağlantısı a, mantık geçidi uygular bu cebri (mantık) boolean gibi, sadece aktif ve pasif bileşenlerin kullanılarak diyotlar ve dirençler . Kablolu mantık bağlantısı bir VE veya VEYA kapısı oluşturabilir . Sınırlamalar, bir NOT geçidi yaratamama ve seviye restorasyonunun olmamasıdır.

Kablolu VE bağlantı

Diyotlar ve bir direnç kullanarak kablolu VE bağlantı

Kablolu AND bağlantısı bir AND geçidi biçimidir . Bu işlevi oluşturmak için bir yukarı çekme direnci ve giriş başına bir diyot kullanır .

Kaynaktan gelen pozitif voltaj , girişlere doğru bağlanan diyotlar aracılığıyla C çıkışından uzağa ve A ve B'ye yönlendirilir. Kaynağınkine eşit veya daha büyük olan pozitif mantık tüm girişlere uygulandığında , kaynak voltajı çıkışa yönlendirilir. AND geçidi, rastgele sayıda giriş kapasitesine sahiptir.

C çıkışı , doğruluk tablosuna göre A ve B'deki girişler tarafından belirlenir .

AND için gerçeklik tablosu
GİRİŞ ÇIKTI
Bir B A VE B
0 0 0
0 1 0
1 0 0
1 1 1

Kablolu AND işlevi, diyotlar yerine açık kollektör TTL geçit çıkışları kullanılarak da elde edilir . Kablolu AND işlevi, kapı çıkışlarını ortak bir kollektör çekme direncine basitçe birbirine bağlayarak elde edilebilir.

Kablolu OR bağlantısı

Diyotlar ve bir direnç kullanarak kablolu OR bağlantısı
A ve B sinyallerinin mantıksal OR

Kablolu OR bağlantısı , bir aşağı çekme direnci ve giriş başına bir diyot kullanarak bir OR geçidinin Boole mantık işlemini elektriksel olarak gerçekleştirir .

Herhangi bir girişten gelen voltaj, karşılık gelen diyot aracılığıyla doğrudan C çıkışına yönlendirilir . Herhangi bir girişte voltaj / mantık yoksa, çıkış olmayacaktır. AND bağlantısında bulunan pozitif voltaj kaynağı, OR bağlantısındaki bir toprakla değiştirilir. Ayrıca, diyotların AND geçidine göre konumlandırılmasına dikkat edin. Benzer şekilde, VEYA bağlantısı isteğe bağlı sayıda giriş ve yalnızca bir çıkış kapasitesine sahiptir.

C çıkışı doğruluk tablosuna ve kare dalgaya (sağda) göre A ve B'deki girişler tarafından belirlenir .

OR için gerçeklik tablosu
GİRİŞ ÇIKTI
Bir B A VEYA B
0 0 0
0 1 1
1 0 1
1 1 1

Ters seviyeler

Kablolu bir AND, ters seviyeli sinyaller kullanılarak kablolu bir OR'ye veya tersi şekilde dönüştürülebilir.

Örneğin,



Kablolu VE VEYA diyotları kullanarak uyumluluğu

Diyotların kullanıldığı kablolu VE veya VEYA ile, çıkış voltajının bir diyot düşüşü ile pozitif veya negatif olarak kaydırılacağına ve böylece birincil mantık ailesiyle muhtemelen uyumlu olmayacağına dikkat edilmelidir.


Referanslar

  1. ^ M. Morris Mano, Sayısal Mantık ve Bilgisayar Tasarımı , Prentice-Hall, 1979 ISBN   0-13-214510-3 , sayfa 571
  • Dijital Teknikler, Heathkit Eğitim Sistemleri, 1990
  • Temel Fizik, KL Gomber ve KL Gogia, Pradeep Yayınları, 2005

Dış bağlantılar